Dersin Ayrıntıları
YarıyılKoduAdıT+U+LKrediAKTS
8EEMS376Sayısal Tümdevreler3+0+036

Dersin Detayları
Dersin Dili Türkçe
Dersin Düzeyi Lisans
Bölümü / Programı Metalurji ve Malzeme Mühendisliği
Öğrenim Türü Örgün Öğretim
Dersin Türü Seçmeli
Dersin Amacı MOS elemanlar kullanarak sayısal tümdevrelerin analiz ve tasarımının öğrenilmesi
Dersin İçeriği Genel kavram ve tanımlar, NMOS ve CMOS eviricilerin statik ve dinamik özellikleri, statik NOR ve
NAND kapıları ile karmaşık kapı yapıları, anahtarlı lojik mimarisi, NMOS ve CMOS (TG) geçiş lojiği,
ardışıl devre temel yapıları-flipfloplar, sayısal devrelerde senkronizasyon, dinamik sayısal devreler:
domino, nora, zipper lojik yapıları, yarıiletken bellekler: salt-oku bellekler (ROM), statik ve dinamik yazoku belekler (SRAM ve DRAM), kapı dizileri (PAL, PLA, FPGA).
Dersin Yöntem ve Teknikleri
Ön Koşulları Yok
Dersin Koordinatörü Yok
Dersi Verenler Öğr.Üye N/A
Dersin Yardımcıları Yok
Dersin Staj Durumu Yok

Ders Kaynakları
Kaynaklar Uyemura, J. P. “CMOS Logic Circuit Design’, Kluwer Academic Publishers, 1999.
S.Kang, Y.Leblebici, “CMOS Digital Integrated Circuits Analysis and Design” Third Edition, 2003
Kang, K.M., Leblebici Y.,”CMOS Integrat. Circuits: Analysis and Design” second Edition McGraw-Hill, 1999.
T.A. Demassa, Z. Ciccone “Digital Integrated Circuits” John Wiley & Sons, 1996
J. Rabaey “Digital Integrated Circuits, A Design Perspective” Prentice Hall, 1995
Anlatım

Ders Yapısı
Mühendislik Bilimleri %50
Mühendislik Tasarımı %50

Planlanan Öğrenme Aktiviteleri ve Metodları
Etkinlikler ayrıntılı olarak "Değerlendirme" ve "İş Yükü Hesaplaması" bölümlerinde verilmiştir.

Değerlendirme Ölçütleri
Yarıyıl Çalışmaları Sayısı Katkı
Ara Sınav 1 % 40
Yarıyıl Sonu Sınavı 1 % 60
Toplam :
2
% 100

 
AKTS Hesaplama İçeriği
Etkinlik Sayısı Süre Toplam İş Yükü (Saat)
Ders Süresi 14 3 42
Sınıf Dışı Ç. Süresi 14 6 84
Ara Sınavlar 1 2 2
Yarıyıl Sonu Sınavı 1 2 2
Toplam İş Yükü   AKTS Kredisi : 4 130

Dersin Öğrenme Çıktıları: Bu dersin başarılı bir şekilde tamamlanmasıyla öğrenciler şunları yapabileceklerdir:
Sıra NoAçıklama
1 Öğrenciler,sayısal MOS tümdevrelerin analizi ve tasarımı konusunda bilgi ve deneyim kazanır.
2 Öğrenciler kombinasyonel ve ardışıl devreleri transistör bazında tasarlama becerisi kazanır.
3 Öğrenciler, transistör bazında hafıza elemanlarının çalışma prensiplerini öğrenir.
4 Öğrenciler sayısal tasarım konusunda proje yapma becerisi kazanır.
5 Öğrenciler, sayısal tasarım konusunda teknolojinin gelişimini öğrenir.


Ders Konuları
HaftaKonuÖn HazırlıkDökümanlar
1 Giriş, temel kavramlar
2 NMOS eviriciler ve temel CMOS eviricinin statik özellikleri
3 Eviricilerin dinamik özellikleri
4 Evirici tasarımı, kademeli sürücü, statik ve dinamik güç, güç-gecikme çarpımı
5 CMOS temel kapılar (NOR ve NAND kapıları): statik ve dinamik davranışları
6 Karmaşık fonksiyonlu CMOS kapılar, sözde nMOS kapılar
7 Anahtarlı lojik mimarisi: NMOS ve CMOS (TG) geçiş lojiği
8 NMOS ve CMOS (TG) geçiş lojiği ve örnekler
9 Flip-floplar
10 Sayısal devrelerin senkronizasyonu
11 Dinamik çalışmanın sorunları: esnek düğüm kaçakları ve dinamik yük paylaşımı-I
12 Dinamik çalışmanın sorunları: esnek düğüm kaçakları ve dinamik yük paylaşımı-II
13 Dinamik kapılar, dinamik kapıların kaskat bağlanmaları, Domino, NORA ve Zipper yapıları
14 Yarıiletken bellekler ve kapı dizileri


Dersin Program Çıktılarına Katkısı
P1 P2 P3 P4 P5 P6 P7 P8 P9 P10 P11 P12
Tüm 5 5 4 4 4 1 1 2 1 1 1 3
Ö1
Ö2
Ö3
Ö4
Ö5

Katkı Düzeyi: 1: Çok Düşük 2: Düşük 3: Orta 4: Yüksek 5: Çok Yüksek


https://obs.gedik.edu.tr/oibs/bologna/progCourseDetails.aspx?curCourse=206587&curProgID=63&lang=tr